デュアル PLL、2 出力ジッター クリーナー

Login

SiT95312 ジッター クリーナーは、柔軟な入力から出力への周波数変換オプションを備えたプログラム可能なデュアル フラクショナル PLL を提供します。低ジッター PLL は、最大 4 つの差動入力クロックまたは 8 つのシングルエンド入力クロックをサポートし、2 つのクロック出力を提供します。クロック出力は、完全に柔軟な方法で 2 つの PLL のいずれかから取得できます。このデバイスは、I2C/SPI インターフェイス、または工場で事前にプログラムされたデバイス用のオンチップ ワンタイム プログラマブル (OTP) 不揮発性メモリを使用して完全にプログラム可能です。


ECAD Tools icons
44-pin 7x7 mm QFN Clock Generators - Network Synchronizers - Jitter Cleaners package
"スペック" "Value"
Operating Temperature Range (°C) -40 to 85
Package Type (mm²) 7x7 mm, 44-pin QFN
Number of Inputs 4
Number of Outputs 2
Input Type LVCMOS, LVDS, LVPECL, CML
Input Frequency Range 8 kHz to 2.1 GHz (Differential)
Output Type LVPECL, CML, HCSL, LVDS, LVCMOS
Output Frequency Range 0.5 Hz to 2.94912 GHz (Differential)
Number of PLL/Clock Domains 2 PLL
Phase Jitter (rms) 85 fs typ.; 70 fs typ. (with MEMS oscillator)
Repeatable Input-Output Delay ±225 ps
Frequency Control DCO 0.001 ppt (all outputs)
Phase Control DCO <1 ps (all outputs)
Internal ZDB Mode <0.5 ns input to output delay variation
Programmability NVM OTP, External EEPROM, Partial autonomous, SPI/I2C
Features Wander attenuation loop bandwidth down to 0.09 mHz, ±25 ps maximum phase hit, JESD204B/C support
Availability Production
  • クワッド PLL 向けのクラス最高の 85 fs / 70 fs 統合ジッター
  • データコンバータクロックのJESD204B/Cサポート
  • 25 ps 未満のヒットによるクラス最高のヒットレス スイッチング パフォーマンス
  • 外部 EEPROM サポートと --chip OTP
  • 周波数 DCO (0.001 ppt) および位相制御 DCO (1 ps 分解能)
  • すべての PLL の内部 ZDB で、全温度範囲で入力から出力までの遅延が ±500 ps 未満
  • 独立した VDDO (3.3 / 2.5 / 1.8 V)
  • 完全に柔軟な出力および入力マルチプレクサ
SiT95312 Functional Overview
  • イーサネット
  • フレーマー、マッパー、プロセッサー向けの光トランスポート ネットワーク (OTN) クロッキング
  • マイクロ波バックホール
  • 100G / 200G / 400G / 800G イーサネット
  • ワイヤレスネットワーク
  • スモールセル
  • ストレージ、サーバー、データセンター
  • SONET/SDH ストラタム 3
  • テストと測定
  • ブロードキャストビデオ
Apply Filters
Filter By:
Resource Type
Solution
言語
Resource Name Resource Type Date Format Size