Der Cascade™ SiT95141 ist ein Single-Chip-MEMS- Taktgeber , optimiert für höchste Taktgeber . Dieses Clock-System-on-a-Chip (ClkSoC) vereint mehrere Taktgeber ICs und Oszillatoren in einem einzigen Baustein. Seine rauscharme Quad-PLL-Architektur und programmierbare Ausgangstreiber bieten bis zu 10 differenzielle oder 20 LVCMOS- Taktgeberausgänge mit geringem Jitter. Er unterstützt vier zusätzliche Taktgeber mit Frac-N-Teilern und ermöglicht so nahezu jede Eingangs-Ausgangs-Frequenzübersetzung von 8 kHz bis 2,1 GHz.
Dieser Taktgeber integriert den ApexMEMS™-Resonator der dritten Generation von SiTime. Dieser integrierte MEMS-Ansatz eliminiert die traditionelle Taktgeber von Kristallreferenzen und Quarzproblemen und verbessert die Systemrobustheit:
- Stets genaue Taktgeber durch Beseitigung kristallkapazitiver Fehlanpassungen
- Immer zuverlässiger Start, auch bei kalten Temperaturen und anderen rauen Umgebungsbedingungen
- Keine Jitter-Verschlechterung aufgrund von Rauschkopplung auf einer Kristallschnittstelle
- Keine quarztypischen Aktivitätseinbrüche/Frequenzsprünge
- 10x widerstandsfähiger gegen Vibrationen und Verbiegen der Platine
Der SiT95141 wird von der TimeMaster™-Software unterstützt, die das Taktgeber -Tree-Design vereinfacht. Der Baustein kann auch mit einer benutzerdefinierten, werkseitig vorprogrammierten Standard-Startkonfiguration ausgeliefert werden. Die Baustein kann während der Fertigung mithilfe von zwei OTP-Speicherbänken (One-Time-Programmable) zweimal neu programmiert oder für zusätzliche Stücklistenflexibilität systemintern über I2C/SPI konfiguriert werden.
| "Spezifikationen" | "Wert" |
|---|---|
| Operating Temperature Range (°C) | -40 to +85 |
| Package Type (mm²) | 9x9 mm, 64-pin QFN |
| Voltage Supply (V) | 1.8, 2.5, 3.3 |
| Features | Redundant clock inputs with manual switching, DCO mode via I2C or SPI, 5 ppt resolution, programable output delay control |
| Availability | Production |
-
Image: SiT95141 clock generator 64-pin package, top & bottom
Clock-System-on-a-Chip mit integrierten MEMS vereinfacht Designs
- Keine Probleme mit der Anpassung der Kristallkapazität, immer genaue Frequenzsynthese
- Keine Rauschkopplung auf Quarzschaltungen, garantierter Jitter
- Beständig gegen Vibrationen und Verbiegen der Platine, Leiterplattenplatzierung überall möglich
Flexible Funktionen für ein Höchstmaß an Taktgeber
- 10 Ausgänge, 4 unabhängige PLLs, bis zu 2,1 GHz Ausgangsfrequenz für maximale Frequenzflexibilität
- Individuell konfigurierbare Ausgangstypen und Spannungen zur Unterstützung einer breiten Palette von Prozessoren und SOCs
- Optional 4 Eingänge zur Ermöglichung einer flexiblen Eingangs-Ausgangs-Frequenzübersetzung
- In-System-Programmierbarkeit über I2C oder SPI zur weiteren SKU-Reduzierung
35 % Platzersparnis, ideal für Designs mit hoher Dichte
- 9 x 9 mm großes Gehäuse, kein externer XTAL/Oszillator erforderlich
Qualität und Zuverlässigkeit auf Halbleiterniveau, beseitigt Quarzprobleme herkömmlicher Taktgeber
- Clock-Tree-Konsolidierung ersetzt Quarzoszillatoren (XOs) und Puffer
- Taktfrequenzübersetzung und -erzeugung mit geringem Jitter
- 10G / 100G / 400G Ethernet-Taktung
- Taktung des optischen Transportnetzwerks (OTN) für Framer, Mapper und Prozessoren
- FPGA, Prozessor- und Speichertaktung
- Speicher, Server und Rechenzentren
- Testen und Messen
- Video übertragen
SiT6503EB Eval Board-Benutzerhandbuch für Cascade SiT9514x Bausteine – Baustein konfigurieren und bewerten
SiT6506EB Programmierer-Benutzerhandbuch für Cascade SiT9514x Bausteine – Programmieren und Brennen von SiT9514x Bausteine
Cascade SiT9514x GUI-Software-Benutzerhandbuch – Erhalten Sie Details zur Installation, Bedienung und Konfiguration der GUI
Cascade SiT9514x GUI-Software Version 1.32.9 – Software-EXE-Datei herunterladen
Cascade SiT9514x GUI-Versionshinweise – Details zur neuesten Version
| Resource Name | Resource Type | Date | Format | Size |
|---|